登录论坛 | 注册会员 设为首页 | 收藏本站
top
婵犵妲呴崑鎾跺緤妤e啯鍋嬮柣妯款嚙杩濋梺璺ㄥ櫐閹凤拷 缂傚倷鑳堕搹搴ㄥ矗鎼淬劌绀傛繛鎴炃氶弸搴€亜閵忋垹顏   闂傚倷绀侀幗婊堝窗鎼粹垾娑樜旈崪浣规櫓閻庡箍鍎卞Λ娑㈠煝閺冣偓閵囧嫰骞樼捄杞版埛婵犵妲勯幏锟� 婵犵數鍋為幐鍐参涢崹顕呮富闁圭儤姊荤粻鏃堟煟閺傚灝顥忔繛鎾崇埣閺屾盯寮撮妸銉т粶闂侀€炲苯澧鹃柟鍑ゆ嫹 婵犵數鍋涢悺銊х尵閸岀偛绀冮柍鍝勫€搁崜顒€鈹戦悙鏉戠仸闁瑰皷鏅犲畷銏ゆ嚃閳哄啰澶勯梺璺ㄥ櫐閹凤拷 闂備礁鎼ˇ閬嶅磿閹版澘鍨傛い鏍ㄥ焹閺嬪酣鏌曡箛濠冨櫚闁稿鎸搁埥澶婄暦閸モ晜娈兼繝鐢靛仜閹锋垿骞忛敓锟� 濠电姷鏁搁崑鐐哄箰閹间礁绠熼柨鐔哄Т閸ㄥ倹绻涢崱妯哄闁崇粯姊圭换婵囩節閸屾碍娈銈嗘穿閹凤拷 婵犵數鍋為崹鍫曞箰閹间緡鏁勯柛顐g贩瑜版帒鐐婇柕濞р偓閺嬫牕顪冮妶鍡樺暗闁稿鍠愭穱濠囨晸閿燂拷   缂傚倸鍊搁崐鎼佸疮椤栫偛鍨傞梻鍫熺▍缂傛岸鏌涢幇鍏哥按闁稿鎸婚幏鍛村礃椤垶顥嶉梻浣虹《閺咁亪骞忛敓锟�   IT婵犵數濮烽弫鎼佸磻濞戞嚎浜瑰璺虹灱娑撳秹鏌ㄩ悤鍌涘   濠电姷鏁搁崑鐐哄箰閻愵剛绠鹃柍褜鍓欓湁婵犲﹥鍔栫€氾拷   闂傚倷绀侀幉锟犮€冮崱娑欏亱闁哄洨鍋愰弨锕傛煃瑜濋幏锟�   闂備浇宕垫慨宕囩矆娓氣偓楠炴牠顢曢埗銊х窗闂佽法鍣﹂幏锟�

婵犵數鍋為崹鍫曞箰閼姐倕鍨濈€光偓閳ь剟鍩€椤掆偓閻忔碍绻涙繝鍌ゅ殨闁割偅娲栫粈鍐煏婵炲灝鐏柣搴f磾T闂傚倸鍊搁崐鎼佸磹閸洖绀夌€广儱顦弰銉︾箾閹寸偞鐨戦柛妤佸哺閺屻劑鎮ら崒娑橆伓

闂傚倷娴囧銊╂倿閿旂晫鐝堕柛鈩冪⊕閸嬪鏌ㄩ悤鍌涘

闂傚倷绀佺紞濠傖缚瑜旈、鏍幢濡炵粯鏁犻梺閫炲秵瀚�

缂傚倸鍊烽悞锕傘€冮崱妞㈡稒绗熼埀顒勩€佸▎鎾崇倞妞ゆ巻鍋撻悗姘樀閺屻劑鎮ら崒娑橆伓

婵犵數鍋為崹鍫曞箰閸撗冨灊妞ゆ牗鍑归悢鍡涙煥閻曞倹瀚�

闂傚倷绀侀幖顐も偓姘煎弮瀹曟洟宕橀懠顒佹闂佽法鍣﹂幏锟�

CPU


闂傚倷绀侀幉锟犲礉閺囥垹绠犻幖娣妽閸嬨倝鏌ㄩ悤鍌涘


缂傚倷鑳堕搹搴ㄥ矗鎼淬劌绀堟繛鎴炩棨濞差亝鏅搁柨鐕傛嫹

闂傚倷绀侀幖顐も偓姘煎墯閺呰埖绂掔€n€附鎱ㄥΟ鎸庣【闂傚偆鍨堕弻銊╂偆閸屾稑顏�

闂傚倷绀侀幉鈥愁潖婵犳艾纾绘繛鎴欏灩閻鏌¢崶鈺佹瀻缂佸墎鍋ら弻鈥愁吋鎼粹€斥拻闂佸摜鍣﹂幏锟�

闂傚倷绀侀幖顐︽偋閸℃瑧鐭撻悗娑櫳戦崣蹇涙煟閺冨倸甯堕梻鍌ゅ灦閺屻劑鎮ら崒娑橆伓

婵犳鍠楀畷鍧楀川椤撳缍侀弻锝夊冀閻㈢數袦闂佸搫琚崝鎴︺€佸▎鎾村€锋い鎺戝亰缁憋拷

闂傚倷绀侀幖顐︽偋閹邦兘鏋嶉柨婵嗩樈閺佸﹪鏌涢鐘插姕闁稿鍔戦弻娑⑩€﹂幋婵呯敖闂佺粯鐗幏锟�
闂傚倷鐒﹀鍨熆閳ь剛绱掗幓鎺濈吋鐎规洘绮撻獮搴ㄦ寠婢跺矈妲哄┑鐘垫暩婵數鍠婂澶嬪仧闁跨噦鎷� | 缂傚倸鍊搁崐鎼佸疮椤栫偛鍨傞柛锔诲幖閸ㄦ繈鏌涢锝嗙缂佺媭鍣i弻宥堫檨闁告挾鍠庨锝夋偨閸涘﹥娅㈤梺璺ㄥ櫐閹凤拷 | 闂傚倷鑳堕幊鎾绘倶濠靛牏鐭撶€规洖娲ㄧ粈濠囨煛閸愩劌鈧摜鈧灚鐓¢弻銈嗘叏閹邦兘鍋撳Δ鍛槬闁跨噦鎷� | 缂傚倸鍊风粈渚€顢栭崨鎼晞闁告侗鍨垫慨铏亜閹捐泛鍓遍柛銈嗘礋閺屽秷顧侀柛鎾跺枎閻g兘鏁愭径瀣闂佽法鍣﹂幏锟� | 闂傚倷娴囧銊╂嚄閼稿灚娅犳俊銈傚亾闁伙絽鐏氶幏鍛喆閸曨偄濡抽梻浣芥硶閸o箓骞忛敓锟� | 闂傚倷绀侀幉鈥愁潖婵犳艾纾绘繛鎴欏灩閻鏌¢崶銉ョ仾闁搞倕锕ラ妵鍕疀閹炬剚浠奸悶姘卞枛濮婃椽宕ㄦ繝鍕棄闂佺懓鍤栭幏锟� | 闂傚倷鐒﹂幃鍫曞磿閺屻儱纾块柟鎯板Г閸ゅ霉閸忓吋缍戦柣鎰躬閺岀喖顢涢崱妤€鏆欏鐧告嫹 | 闂傚倷绀侀幉锟犮€冩径濞炬瀺闁哄洨鍎愬〒濠氭煕瀹€鈧崑鐐烘倿缂佹ɑ鍙忔俊顖濐嚙婢ь垶鏌涢悜鍥ㄥ | IT闂傚倷鑳舵灙婵炲瓨宀稿畷鎴﹀礋椤愩倖娈鹃梺璺ㄥ櫐閹凤拷 | IT缂傚倸鍊烽悞锕傘€冮崱娑樺瀭濠靛倸鎲¢崕濠囨煥閻曞倹瀚� | IT闂傚倷鑳舵灙妞ゆ垵鍟村畷鏇㈡焼瀹ュ懐鐣洪梺璺ㄥ櫐閹凤拷 | 婵犵數濮伴崹浠嬪焵椤掍胶顬奸柛蹇撶焸閺岋綁骞掗悙鏉戭伓
adtop
 
 
当前位置 : 首页>三大件>CPU>学堂>正文
 
处理器核心简介

http://www.dbit.cn 2008/10/18 20:55:52  来源:东北IT网  编辑:叶子
 
AMD CPU核心   

  Athlon XP的核心类型
  
  Athlon XP有4种不同的核心类型,但都有共同之处:都采用Socket A接口而且都采用PR标称值标注。

Palomino
  
  这是最早的Athlon XP的核心,采用0.18um制造工艺,核心电压为1.75V左右,二级缓存为256KB,封装方式采用OPGA,前端总线频率为266MHz。

Thoroughbred
  
  这是第一种采用0.13um制造工艺的Athlon XP核心,又分为Thoroughbred-A和Thoroughbred-B两种版本,核心电压1.65V-1.75V左右,二级缓存为256KB,封装方式采用OPGA,前端总线频率为266MHz和333MHz。

Thorton
  
  采用0.13um制造工艺,核心电压1.65V左右,二级缓存为256KB,封装方式采用OPGA,前端总线频率为333MHz。可以看作是屏蔽了一半二级缓存的Barton。

Barton
  
  采用0.13um制造工艺,核心电压1.65V左右,二级缓存为512KB,封装方式采用OPGA,前端总线频率为333MHz和400MHz。

新Duron的核心类型

AppleBred
  
  采用0.13um制造工艺,核心电压1.5V左右,二级缓存为64KB,封装方式采用OPGA,前端总线频率为266MHz。没有采用PR标称值标注而以实际频率标注,有1.4GHz、1.6GHz和1.8GHz三种。

Athlon 64系列CPU的核心类型

Sledgehammer
   
  Sledgehammer是AMD服务器CPU的核心,是64位CPU,一般为940接口,0.13微米工艺。Sledgehammer功能强大,集成三条HyperTransprot总线,核心使用12级流水线,128K一级缓存、集成1M二级缓存,可以用于单路到8路CPU服务器。Sledgehammer集成内存控制器,比起传统上位于北桥的内存控制器有更小的延时,支持双通道DDR内存,由于是服务器CPU,当然支持ECC校验。

Clawhammer
  
  采用0.13um制造工艺,核心电压1.5V左右,二级缓存为1MB,封装方式采用mPGA,采用Hyper Transport总线,内置1个128bit的内存控制器。采用Socket 754、Socket 940和Socket 939接口。

Newcastle
  
  其与Clawhammer的最主要区别就是二级缓存降为512KB(这也是AMD为了市场需要和加快推广64位CPU而采取的相对低价政策的结果),其它性能基本相同。

Wincheste
   
  Wincheste是比较新的AMD Athlon 64CPU核心,是64位CPU,一般为939接口,0.09微米制造工艺。这种核心使用200MHz外频,支持1GHyperTransprot总线,512K二级缓存,性价比较好。Wincheste集成双通道内存控制器,支持双通道DDR内存,由于使用新的工艺,Wincheste的发热量比旧的Athlon小,性能也有所提升。

Troy
   
  Troy是AMD第一个使用90nm制造工艺的Opteron核心。Troy核心是在Sledgehammer基础上增添了多项新技术而来的,通常为940针脚,拥有128K一级缓存和1MB (1,024 KB)二级缓存。同样使用200MHz外频,支持1GHyperTransprot总线,集成了内存控制器,支持双通道DDR400内存,并且可以支持ECC 内存。此外,Troy核心还提供了对SSE-3的支持,和Intel的Xeon相同,总的来说,Troy是一款不错的CPU核心。

Venice
   
  Venice核心是在Wincheste核心的基础上演变而来,其技术参数和Wincheste基本相同:一样基于X86-64架构、整合双通道内存控制器、512KB L2缓存、90nm制造工艺、200MHz外频,支持1GHyperTransprot总线。Venice的变化主要有三方面:一是使用了Dual Stress Liner (简称DSL)技术,可以将半导体晶体管的响应速度提高24%,这样是CPU有更大的频率空间,更容易超频;二是提供了对SSE-3的支持,和Intel的CPU相同;三是进一步改良了内存控制器,一定程度上增加处理器的性能,更主要的是增加内存控制器对不同DIMM模块和不同配置的兼容性。此外Venice核心还使用了动态电压,不同的CPU可能会有不同的电压。

SanDiego
   
  SanDiego核心与Venice一样是在Wincheste核心的基础上演变而来,其技术参数和Venice非常接近,Venice拥有的新技术、新功能,SanDiego核心一样拥有。不过AMD公司将SanDiego核心定位到顶级Athlon 64处理器之上,甚至用于服务器CPU。可以将SanDiego看作是Venice核心的高级版本,只不过缓存容量由512KB提升到了1MB。当然由于L2缓存增加,SanDiego核心的内核尺寸也有所增加,从Venice核心的84平方毫米增加到115平方毫米,当然价格也更高昂。

闪龙系列CPU的核心类型

Paris
   
  Paris核心是Barton核心的继任者,主要用于AMD的闪龙,早期的754接口闪龙部分使用Paris核心。Paris采用90nm制造工艺,支持iSSE2指令集,一般为256K二级缓存,200MHz外频。Paris核心是32位CPU,来源于K8核心,因此也具备了内存控制单元。CPU内建内存控制器的主要优点在于内存控制器可以以CPU频率运行,比起传统上位于北桥的内存控制器有更小的延时。使用Paris核心的闪龙与Socket A接口闪龙CPU相比,性能得到明显提升。

Palermo
   
  Palermo核心目前主要用于AMD的闪龙CPU,使用Socket 754接口、90nm制造工艺,1.4V左右电压,200MHz外频,128K或者256K二级缓存。Palermo核心源于K8的Wincheste核心,新的E6步进版本已经支持64位。除了拥有与AMD高端处理器相同的内部架构,还具备了EVP、Cool‘n’Quiet;和HyperTransport等AMD独有的技术,为广大用户带来更“冷静”、更高计算能力的优秀处理器。由于脱胎与ATHLON64处理器,所以Palermo同样具备了内存控制单元。CPU内建内存控制器的主要优点在于内存控制器可以以CPU频率运行,比起传统上位于北桥的内存控制器有更小的延时。

本新闻共6页,当前在第2页  1  2  3  4  5  6  

收藏】【打印】【进入论坛
  相关文章:

321

 
 
 
最新文章

抢先苹果,消息称英特尔芯片采用台积电
三星揭晓业内首款单条 512GB DDR5 内存
vivo 高端新机爆料:120Hz 曲面屏 + 天
vivo Y21 在印度正式上市:Helio P35 芯
微星推出 GeForce RTX 3080 Sea Hawk X
消息称三星 Galaxy Tab S8 系列平板将放
机械革命推出 F6 轻薄本:16 英寸全面屏
英特尔 12 代 Alder Lake CPU 600 系列
雷军:向小米手机 1 首批用户每人赠送价
小米李明谈用户被踢出 MIUI 测试版:大

推荐文章
1
2
3
4
5
6
7
8
9
10
叛逆嫩模性感写真
宫如敏不雅照疯传 看张馨予韩一菲兽兽谁
不惧孔子抢位 阿凡达游戏影音配置推荐
2015第十七届“东北安博会”火爆招商
第十六届东北国际公共安全防范产品博览
2016年第五届中国国际商业信息化博览会
2016年第五届中国国际POS机及相关设备展
互联网电视熟了吗 2013最火电视深解析
桑达获邀出席2015中国(广州)国际POS机
宝获利报名参加“2015年度中国POS机行业
八卦图解 More>>
叛逆嫩模性感写真 宫如敏不雅照疯传 看张馨予韩一菲
周伟童魔鬼身材日本性感写真图  联想V360笔记本模特写真

闂傚倷鑳舵灙缂佺粯鍔欏畷銏ゅ冀椤愩儱小濡炪倖甯掔€氼剛鈧艾顦伴妵鍕箳閹存績鍋撻弰蹇嬩汗闁跨噦鎷� - 闂傚倷娴囨竟鍫熴仈缁嬫娼栧┑鐘崇閻掗箖鏌熺紒銏犳灈缂佺媴缍侀弻鐔衡偓娑欋缚閻绱掗鍡樺 - 闂傚倷绀佺紞濠囧绩鏉堚晝鐭欓柟杈剧畱閻鏌i幋鐐ㄧ細闁崇粯娲栭湁闁兼祴鏅炶棢闂佽 鍋撻柨鐕傛嫹 - 濠德板€楁慨鐑藉磻濞戙垺鍊舵繝闈涱儏缁犵喖鏌ㄩ悢鍝勑㈤悗姘槺閳ь剙绠嶉崕閬嶅箠鎼搭煉缍栭柨鐕傛嫹 - 闂傚倷绀侀幉锟犳偡閵夆晩鏁勯柛鈩冪☉绾惧潡鐓崶銊р姇闁绘搫缍侀弻锝夊箛闂堟稑顫╂繝銏n啇閹凤拷
Copyright©2006-2011闂傚倷绶氬ḿ褍螞瀹€鍕;闁跨噦鎷�Dbit.Cn. All Rights Reserved.
闂備礁鎼ˇ顖炴偋韫囨洜鐭堟い銉e及婵犵數濮伴崹濂割敊閹版澘绠柨鐕傛嫹06014875闂傚倷绀侀幉锟犳偡闁秴绠柨鐕傛嫹

Tel:024-88340056 Mob:13066598927 Email:WebMaster QQ:69424720

缂傚倸鍊搁崐鎼佸疮椤栫偛鍨傜憸鐗堝笚閸嬬喖鏌i妶鍐ㄥ缂傚倸鍊搁崐绋棵归崟顖氱闁跨噦鎷�:缂傚倸鍊搁崐椋庣矆娴g儤宕叉慨妞诲亾鐎殿喓鍔戞慨鈧柕鍫濇噽閺屽牓姊虹捄銊ユ珢闁瑰嚖鎷�:65477551 闂傚倷鑳堕幊鎾绘倶閸儱纾婚柟鍓х帛閻撴盯鏌涢顐簻闁诲骏缍侀弻娑滅疀閵夛箑顏�:28526281 婵犵數鍋涢悺銊у垝瀹€鍕珘妞ゆ帊鐒﹀▍鐘崇節婵犲倻澧涢柛瀣ㄥ妼闇夐柨婵嗘噹閺嗘瑥顭块惂鍛婂:24536322 缂傚倸鍊搁崐绋棵洪姀銈呯9婵炴垶鍩冮崑鎾愁潩閾忣偆褰ч柣搴f暩閸樠囷綖濠靛纭€闁绘劖褰冪猾锟�:24815709 缂傚倸鍊烽悞锕€顫忚ぐ鎺撳仭闁冲搫鎳庡Ч鏌ュ级閸碍娅囩紒鈧崘顔界叆闁绘洖鍊圭€氾拷:8052026 婵犵數鍋涢悺銊у垝瀹€鍕珘妞ゆ帊鐒﹀▍鐘崇節婵犲倻澧涢柛瀣ㄥ妼闇夐柨婵嗘噹閺嗘瑥顭块惂鍛婂:57897142 缂傚倸鍊搁崐椋庣矆娴g儤宕叉慨妞诲亾鐎殿喓鍔戞慨鈧柕鍫濇噽閺屽牓姊虹捄銊ユ珢闁瑰嚖鎷�:20966008 濠电姷鏁搁崑鐐哄箰閹间礁绠熼柨鐔哄Т閸ㄥ倹绻涢崱妯虹仼缂佲偓閸愵喗鐓ラ柣鏇炲€圭€氾拷:65477153